Базовые ячейки внутренней области БМК называются
Библиотека функциональных ячеек содержит множество
БИС/СБИС программируемой логики, структура которой представляет собой матрицу программируемых логических блоков, между строками и столбцами которой реализованы программируемые соединения, называется
БИС/СБИС программируемой логики, структура которой представляет собой совокупность блоков типа ПМЛ или БМК, объединенных матрицей программируемых соединений, называется
В CPLD используется система связей
В CPLD программируемая матрица соединений позволяет соединять
В FPGA используется система связей
В микросхемах FLEX логический блок (LAB) представляет собой
В микросхемах FLEX реализовано количество уровней средств логического преобразования данных
В ПЛМ термы подаются далее на
В ПЛМ, реализованной в биполярной технологии, элементами связей служат
В современных САПР наиболее распространено тестирование проектируемого устройства путем
В схемах ПЛМ с программируемым выходным буфером обеспечивается возможность получения
В схеме ПЛМ с некоторым числом двунаправленных выводов можно изменять
В схеме ПЛМ с программируемым выходным буфером выработанные матрицами функции проходят через выходной буфер, разрядные схемы которого выполнены как
Вариант бесканальных БМК, называемых "море вентилей", содержит массив
Варианты БМК максимального быстродействия реализуются на схемах типа
Главная задача при проектировании клавиатуры состоит в
Группа схемных элементов, соответствующая возможности реализации на ней функции 2И-НЕ, 2ИЛИ-НЕ, используемая для оценки сложности БМК, называется
Динамическая реконфигурация предполагает
Для канальных БМК характерны
Для реализации с помощью ПЛМ скобочных форм
Если число входов системы больше числа входов ПЛМ, то
Если число термов системы превышает число термов ПЛМ, то
Задержки распространения сигналов относится к группе параметров БМК
Законченная схема, реализуемая путем соединения элементов в пределах одной или нескольких базовых ячеек в БМК, называется
Из перечисленного CPLD состоят из 1) реконфигурируемых модулей памяти 2) коммутационной матрицы 3) блоков ввода/вывода 4) программируемые мультиплексоры
Из перечисленного в FPGA в качестве конфигурируемого логического блока (КЛБ) используются 1) логические модули на основе дешифраторов 2) диодные пары 3) транзисторные пары 4) логические модули на основе мультиплексоров
Из перечисленного в структуру ПЛМ входят 1) блоки входных буферных каскадов 2) блоки памяти 3) предварительный дешифратор 4) программируемые матрицы элементов И и ИЛИ
Из перечисленного важнейшими особенностями языка VHDL являются 1) понятие параллелизма выполнения действий 2) понятие наследования свойств объектов 3) использование рекурсивных функций 4) введение физического типа данных
Из перечисленного введение специализированных аппаратных ядер в FPGA и CPLD 1) уменьшает стоимость микросхемы 2) сокращает площадь кристалла при реализации сложных функций 3) увеличивает универсальность микросхем 4) ведет к достижению максимального быстродействия
Из перечисленного входные буферы ПЛМ выполняют действия 1) соединяют выход любого логического элемента со входами других 2) преобразуют однофазные входные сигналы в парафазные 3) формируют сигналы необходимой мощности для питания матрицы элементов И 4) осуществляют динамическую реконфигурацию
Из перечисленного выходные буферы ПЛМ выполняют действия 1) осуществляют инвертирование выходных сигналов 2) обеспечивают необходимую нагрузочную способность выходов 3) формируют сигналы необходимой мощности для питания матрицы элементов И 4) разрешают или запрещают выход ПЛМ на внешние шины
Из перечисленного к однократно программируемым СБИС ПЛ относятся 1) с перемычками типа antifuse 2) с триггерной памятью конфигурации 3) с УФ-стиранием 4) EPROM-OTP
Из перечисленного к репрограммируемым СБИС ПЛ относятся 1) с перемычками типа antifuse 2) с триггерной памятью конфигурации 3) с УФ-стиранием 4) EPROM-OTP
Из перечисленного описание проекта на языке VHDL содержит 1) список соединений для входов и выходов элементов 2) указание библиотек функциональных элементов, которыми может пользоваться САПР 3) описание объектов, которые будут использованы как компоненты проектируемого устройства 4) описание условий внешней среды
Из перечисленного основными параметрами ПЛМ является число 1) входов 2) термов 3) выходов матрицы И 4) элементов памяти
Из перечисленного при разработке цифрового устройства его часто разбивают на блоки 1) логический 2) операционный 3) памяти 4) управления
Из перечисленного программированием ПЛМ определяются 1) термы, которые будут выработаны 2) входные переменные 3) сигналы синхронизации 4) комбинации термов, которые составят выходные функции
Из перечисленного программируемый Турбо-бит дает возможность пользователю выбрать варианты работы схемы 1) с изменяемой конфигурацией 2) синхронный 3) более скоростной 4) более экономичный по потребляемой мощности
Из перечисленного разновидностями БМК являются архитектуры 1) канальные 2) с памятью 3) блочные 4) буферные
Из перечисленного триггер памяти конфигурации проектируется с оптимизацией по 1) высокому быстродействию 2) параметрам компактности 3) минимальной потребляемой мощности 4) максимальной устойчивости стабильных состояний
Из перечисленного условиями эффективного использования ядер памяти являются 1) возможность изменять организацию памяти 2) возможность организовывать буферы FIFO 3) большой размер блоков 4) использование длинных линий связи
Из перечисленного языками, используемыми для проектирования ЦУ, являются 1) Prolog 2) Java 3) VHDL 4) Verilog
Классическими представителями CPLD являются микросхемы
Когда число функций в системе превосходит число выходов ПЛМ, то
Масочное программирование - это задание межсоединений в БМК, осуществляемое
Микросхемы КР1556ХЛ8 являются представителями
Многослойность позволяет изготовлять БМК
Можно построить схему с ПЛМ, в которой некоторые выводы можно приспосабливать для работы в качестве входов или выходов в зависимости от программирования перемычек, используя
На первом этапе проектирования цифровых устройств на основе ПЛИС
На последнем этапе проектирования цифровых устройств на основе ПЛИС
На рисунке изображен фрагмент структуры
На рисунке изображена схема
На рисунке изображена схема
На рисунке изображена схема
На рисунке изображена схема ПЛМ с
На рисунке изображена схема ПЛМ с
На рисунке изображена схема ПЛМ с
На рисунке изображена схема ПМЛ с
На рисунке изображена схема структуры
На рисунке изображена схема структуры
На рисунке изображена схема структуры
На рисунке приведена схема расширения ПЛМ по числу
На рисунке приведена схема расширения ПЛМ по числу
На рисунке приведена схема расширения ПЛМ по числу
На рисунке приведена схема расширения ПЛМ по числу
Некоторый набор схемных элементов, регулярно повторяющийся на определенной площади кристалла, называется
Некотрые схемы помимо комбинационной части содержат на кристалле триггера, это ПЛМ с
Основой ПЛМ служит последовательность матриц
Основу электронных часов составляют
По сравнению с ПЛМ схемы ПМЛ
Поведенческий вариант описания проекта при автоматизированном проектировании ЦУ определяет
Поскольку передача сигналов низкого уровня по внешним связям неприемлема из-за малой помехоустойчивости таких сигналов, в СБИС используется(ются)
Предназначены для произвольного соединения своих внешних выводов согласно программированию микросхемы
При автоматизированной разработке ЦУ на первом этапе
При подготовке задачи к решению с помощью ПЛМ вести поиск минимальных по числу термов представлений задачи
При расширении ПЛМ по входам с использованием предварительного дешифратора с добавлением каждого избыточного входа число ПЛМ в схеме
Прием разделения конъюнкторов состоит в следующем
Программируемая логическая матрица - микросхема для реализации системы переключательных функций, представленных в
Программируемый буфер дает дополнительные возможности для минимизации в реализуемой системе числа
Размещая сложную функцию рядом с простой, можно позаимствовать часть общего набора конъюнкторов у простой функции в пользу сложной в схеме ПМЛ с
Режим Standby Power используется, когда
Рост количества настроек DRFPGA ограничивается
С точки зрения схемотехники, логический анализатор представляет собой
Современные языки описания аппаратуры допускают описание проектируемого устройства с точки зрения его
Стандартным приемом расширения ПЛМ по входам является
Столбцы таблицы программирования PLD соответствуют
Строки таблицы программирования PLD соответствуют
Структура БМК, в которой любая область, в которой расположены БЯ, может быть использована как для создания логической схемы, так и для создания межсоединений, называется
Структура БМК, которая представляет собой совокупность регулярно расположенных на кристалле базовых ячеек, между которыми имеются свободные зоны для создания соединений, называется
Структура БМК, содержащая специализированные области (логической обработки, памяти, реализации отдельных операций и т.д.), называется
Структурный вариант описания проекта при автоматизированном проектировании ЦУ определяет
Табличный функциональный преобразователь представляет собой
Терм - это
Число вырабатываемых ПЛМ функций равно числу
Число формируемых термов в ПЛМ равно числу
Число эквивалентных вентилей относится к группе параметров БМК
Является заготовкой, которая преобразуется в требуемую схему выполнением необходимых соединений
Языки описания аппаратуры низкого уровня по сравнению с языками описания аппаратуры высокого уровня