SLRU-кеш делится на четыре сегмента:
Victim cache - механизм для увеличения пропускной способности при загрузке инструкций и для уменьшения тепловыделения за счет хранения декодированных трасс инструкций:
Ассоциативность кеш-памяти является непосредственным показателем ее логической сегментации:
Буферы могут быть реализованы только в виде аппаратного обеспечения:
В кеше с отложенной записью каждое изменение вызывает синхронное обновление данных в основной памяти:
В случае жестких дисков кеш используется для временного хранения результатов последнего чтения с диска:
Кеш микропроцессора использует память типа ROM:
Кеш не ускоряет работу накопителя при случайных запросах информации, расположенной в разных концах пластины:
Кеш помогает при чтении больших объемов данных:
Модель консистентности памяти определяет, когда записанное значение будет видно при чтении из другого потока:
Накопители позволяют отключать режим кеширования записи:
Полностью ассоциативный кеш реализуется аппаратно:
При записи данных в кеш должен существовать определенный момент времени, когда они будут записаны в основную память:
Промах по чтению из кеша инструкций дает незначительную задержку:
Физически индексируемые и физически тегируемые кеши медленны: